Esta convocatoria estará abierta hasta el 31 octubre de 2025 y cerrará a las 4:00 p.m.
Clases serán impartidas por profesores del CINVESTAV, Guadalajara, México
Los pasantes seleccionados pasarán dos sesiones de 4 meses cada una, donde serán entrenados en las diferentes fases de diseño de semiconductores.
El primer cuatrimestre incluye un resumen del proceso de fabricación de semiconductores, generación de modelos y selección de procesos (tecnología) que más se aproxime a las necesidades del diseño. Seguimos con la introducción del uso de software Cadence; aprender a leer las hojas de datos y el tipo de diseño requerido; introducción de funciones fundamentales analógicas, incluyendo diseño de fuentes de energía, voltajes de referencia, amplificadores y comparadores.
El segundo cuatrimestre incluye diseño de circuitos de energía, reguladores de voltajes, controladores DC/DC, drivers de salida; entender como seleccionar circuitos de propiedad intelectual ADC/DACs, PLLs, LVDS and otros; planificar un diseño de proyecto, incluyendo planificación, esquemáticos, simulación, dibujos técnicos y verificación, documentación y revisión final.
Perfil ideal:
- Estudiantes con un mínimo de dos cursos en electrónica y/o entrenamiento en electrónica de semiconductores que han completado materias.
- Licenciatura en electrónica o electromecánica o maestría en el campo de semiconductores o electrónica.
- Licenciatura en campo equivalente con experiencia trabajando en microelectrónica y/o semiconductores.
¿A quién está dirigido?
La pasantía está dirigida a egresados o estudiantes, panameños o que tienen residencia en Panamá.
Duración
El programa tiene una duración de ocho(8) meses divido en dos (2) quatrimestes. Inicia el 5 de enero y finaliza el 31 de agosto 2026.
Beneficios
- Un análisis en profundidad de funciones semiconductores analógicas y de señal mixta.
- Entrenamiento en la escogencia de procesos de tecnología de semiconductores que se usan en producción.
- Entrenamiento teórico y practico de diseño y dibujos técnicos de semiconductores enfocados en el campo analógico. Este entrenamiento permite el conocimiento necesario para empezar diseñando semiconductores profesionalmente.
- Entrenamiento de software Cadence, incluyendo diseño esquemático, simulación, dibujos técnicos y verificación.
- Acceso a salón de computo del C-TASC AIP en la UTP.
- Mentoría por expertos en la materia.
- Certificación de especialización en Diseño de Semiconductores de Señal Mixta del CINVESTAV Guadalajara, México.
- Estipendio mensual de B/. 1,000.00.
Documentación Requerida
Los candidatos interesados en el programa deben subir los siguientes documentos en un único archivo PDF en el formulario de aplicación al final de esta página.
- Carta de motivación: incluyendo objetivos profesionales, experiencias más destacadas y una descripción breve de las cualidades profesionales (manejo de softwares CAD, lenguajes de programación, experiencia de trabajo, entre otros). La carta debe tener un máximo de 1 página.
- Créditos oficiales, con un índice mínimo de 1.5-3.0.
- Curriculum vitae.
- Record policivo (puede descargarse digitalmente).
- De 2 a 3 contactos de referencias (teléfono y email), preferiblemente de trabajo.
Proceso de Selección
Se hará una preselección, basada en la información presentada, donde se escogerán a 20 candidatos por una comisión compuesta por representante de empresa afines, representantes del comité empresarial del C-TASC y dos representantes de la subcomisión de Talento Humano. Los candidatos seleccionados se someterán a entrevistas con representantes de la industria quienes seleccionarán los 10 candidatos a participar en el programa y dos suplentes.
Compromiso de los pasantes
Los pasantes se comprometen a firmar un contrato con C-TASC, y permiso (incluyendo NDA) con CADENCE y/o CINVESTAV. El compromiso requiere dedicarse tiempo completo a y cumplir con los requisitos establecidos en el contrato con el C-TASC.
Contactos
- Estudiantes interesados pueden consultar a info@c-tasc.org
- Teléfono: 524-8109.
- Atención presencial en la oficina de la Dirección de Relaciones Internacionales de la Universidad Tecnológica de Panamá de lunes a viernes de 8:00 a.m. a 4:00 p.m.
- Encuéntranos en redes sociales como @ctasc_aip.
